VLSI ayuda

N

naaj_ila

Guest
¿Puede alguien decir qué es
!) TCL
2) las secuencias de comandos de shell
3) el calor
4) guidinity simulacro

¿Qué son todas estas
hace estas relacionadas con VLSI

Actualmente estoy haciendo prácticas en Synplicity en la India .. que yo había hecho un curso de diplomado en VLSI .. nuestro manager le había dicho voy a explicar esto en el mes que viene ....mi interés es sólo VLSIplz alguien me ayuda

 
Tcl es un lenguaje de scripting.
Shell es un sistema operativo (Linux / Unix) el concepto y el uso de algunos comandos entendido por el sistema operativo se puede escribir algunos scripts.Esta es la secuencia de comandos de shell.

Los otros dos términos no estoy seguro.

Los scripts son como los programas que se ejecutan de una línea a la vez.A diferencia de los programas escritos en C y otros lenguajes similares que son ejecutados por un compilador.En caso de que todos los lenguajes de scripting intérpretes.Compiladores e intérpretes son programas que actúan como una interfaz entre el programa que escribimos y el sistema operativo.

Scripts de shell y TCL se utilizan para ejecutar algunas herramientas VLSI.Así que su conocimiento es absolutamente esencial para entrar en el campo de VLSI.

 
gracias Prasad y más tipos de informaciónAlta después de 1 hora 9 minutos:es mi campo es el ingeniero de verificación

 
u hav a perfecta con estas cosas ....vry útil en la automatización de las tareas de verificación!

 
Hola, he oído sólo dos primeros términos u ingeniero VLSI specified.A debe saber que en lo que se refiere a la IAM.
las secuencias de comandos le permite escribir la lista de comandos en un solo archivo.
secuencias de comandos se utilizan cuando es necesario para ejecutar comandos de forma repetitiva.
estamos de abastecimiento de todos los archivos cshrc para el establecimiento de medio ambiente que es una secuencia de comandos en conjunto de los comandos se escriben.
TCL es apoyada por la mayoría de las herramientas de Xilinx, etc cadencia, y escribir secuencias de comandos antes de hacer la síntesis de lo que escribimos todas las restricciones y escribir archivos en una secuencia de comandos.
IAM adjuntar un script de ejemplo en tcl que he utilizado para la síntesis de la cadencia.

ejemplo muestra que los comandos r escritura que configura la ruta donde conseguir el archivo VHDL, archivos de la biblioteca, las cuestiones de reloj, pidiéndole que informe sobre el calendario, y escribir archivos en netlist. VHD y la extensión. v.

Esto puede hacerse mediante la ejecución paso a paso o por escrito en un script.
estuvimos a punto de llevar a cabo estas operaciones cada vez que hacemos la síntesis en el compilador RTL, sólo el cambio es. vhd archivo para el que estamos trabajando r.

Espero que esto ayude U y no se olvide de presionar el botón de ayuda.
set_attribute 9 information_level
hdl_search_path set_attr ~ / vhdldesigns /
lib_search_path set_attr ~ / rc61/library /
biblioteca set_attribute tpz973gtc.lib typical.lib () /
read_hdl-VHDL adder32.vhdl # (mipssc.vhdl adder32.vhdl alu.vhdl Datapath.vhdl extender.vhdl instrfetch.vhdl mux32.vhdl # mux5.vhdl opexec.vhdl register32.vhdl memory.vhdl scontrol.vhd registerfile.vhdl)
elaborar mipssc
set_attribute allow_sharing_subdesign verdad [find /-subdesign diseños * *]
define_clock-CLK nombre período de 5000
conjunto clk [define_clock p 5000 [find /-des * ports_in puerto / CLK]]
external_delay entrada de reloj de 100 $ clk [find / des-ports_in puerto * / *]
external_delay salida de reloj de 100 $ clk [find / des-ports_out puerto * / *]
límite máximo fijado [get_attr carga [find [find / lib * PDIDGZ-libcell]-PAD libpin]]
clock_network_late_latency set_attr 150 clk
momento informe
# retime min_delay-mat
sintetizar esfuerzo to_mapped-alta
escribir-m> mips_synth.v
escribir-m> mips_synth.vhdl
write_sdc> mips_sdc.sdc
# diseño write_encounter-basename counter_enc-LEF (.. / library / all.lef ../library/tpz973g_6lm.lef ../library/tsmc18_6lm_tech.lef)adiós.

 
hola,

También tengo idea de los dos primeros términos ....no tener conocimiento acerca de los dos últimos ....

Si usted desea trabajar en el lado de verificación u entonces tendrá que aprender sripting así ...

sólo de un comentario .... por qué dont u intentar el aprendizaje de conceptos de síntesis allí ...son muy buenos en la síntesis y la síntesis de los ingenieros son ingenieros de verificación de menos de ....y u tienen que hacer allí de prácticas u shud nunca pierdas sintetizando

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Sonreír" border="0" />
 
gracias chicos hai mucho por su valiosa información ...
U me ha ayudado mucho ..
He hecho clic AYUDARON para todos los u guys ......

gracias mantener contacto interior

necesita cualquier ayuda jucst en contacto conmigo

 
Hola,

usted vendrá a través de secuencias de comandos, si r en VLSI.
así cualquiera que sea el diseño, verificación, síntesis o eps.
aprender secuencias de comandos.
tratar de aprender u obtener cualquier oportunidad en.U tenía un agradable descanso en synplicity.

recuerdos
Manmohan

 

Welcome to EDABoard.com

Sponsor

Back
Top