Reg: STA

E

energeticdin

Guest
Hola a todos,

Vengo a través de una pregunta?
1.En STA, si encontramos algunas de las células que necesitan Amplíe i?
Después de upsizing las células, si el tiempo aún peor?
¿Cuál puede ser la razón?

2.Mientras que las células upsizing, ¿cuáles son las cosas que hemos de tener cuidado?
si tenemos que ver la celda anterior fanout de transición y sus valores?

3.¿Cuáles son las maneras en que puede sugerir la disposición del equipo para solucionar la violación, I, E STA en la hora de analizar el momento en los informes?
Si podemos considerar también los siguientes razón?
1.Comprobación de sesgar
2.Amplíe las células
3.neto longitud entre dos células.

Dame alguna sugerencia más

Din

 
Hola Din:

1.La transición en la clavija de entrada habría empeorado desde upsizing por la celda de entrada de la tapa de los aumentos que podría cargar la celda anterior (bajo la unidad) y que provocó una degradación del calendario.

2.tenemos que ver el i / p de transición y salida de carga.i / p transición pueden ser elevados debido a la carga en el anterior celular es alta o bien el i / p en la transcripción anterior podría ser alto depende de la situación.Sobre la base de la situación u puede fijar el

3.Durante la post-ruta. Basada en el escenario que puede Amplíe, reducir, añadir tampón o sesgar el reloj.Pero también hay que tener cuidado de ubicaciones físicas.

 
Gracias kssai,

¿Hay alguna ECO flujo?
¿Qué es el modo multi / VT múltiples diseños y el calendario de cierre?

Plz decirme acerca de este concepto?

Din

 
Hola Din:

ECOS son generalmente de carácter iterativo.Como se dice en el post anterior una necesidad de mirar en el calendario informe y ver si el tamaño de la celda o insertar tampón o clonar todo depende de la situación.En general siempre su mejor tratar con los cambios necesarios hay ninguna mejora en la señal
de despegue herramienta (en muchos casos su PT).Si su positivo hay que hacer un incremento de la OCE y en ruta para la nueva ruta de células y reparación de la República Democrática del Congo causada por este motivo.Luego de nuevo hay que realizar la extracción y ejecutar timining análisis y verificación de cualquier viokations y fijar de nuevo (inicio de la primera).El bucle va muchas veces en función de los plazos y la calidad de la violación ECOS aplicado.

Modo de enfoque múltiple se utiliza generalmente si usted tiene muchos signos
de despegue en las esquinas para cerrar.Por lo tanto, la herramienta se asegura de que las limitaciones en satisfacer todos y cada uno de modo en el diseño con la COSUDE lo que permite un cierre más rápido momento (reducción de la OCE no ciclos)

Muti-VT es un diseño de baja potencia enfoque.Aquí tenemos HVT, LVT y VT células normales.Si r más preocupado aout fugas u HVT utilizar el calendario, pero se degradan ur.LVTs son fugas, pero más rápido.Por lo tanto, basado en el calendario o si uno tiene que poder elegir entre los dos.

Recuerdos,
sai

 
Muchas gracias kssai

Sugerir algunos libros para aprender y analizar los informes momento profundamente.

Gracias
Din

 
Hola Din,

Si está utilizando Primer tiempo para STA, tiene una utilidad llamada ", eco_fix_violations.tcl".Se óptima Amplíe / abajo
del tamaño de las células a fin de fijar el calendario.Utilice este eco'ed netlist el caso de P
& R y manualmente lugar cerca de las células entre sí para el resto de la violación de los caminos.

Así es como lo hicimos y observó resultados positivos.

Buena suerte.

 
Hola Sunil,

Gracias.
Cuando se eco_fix_violations.tcl disponible en PT.

Din

 
Hola Din,

U puede buscar los artículos en Solvnet para "eco_fix_violations.tcl".

Tengo ese archivo, pero no está seguro de que podemos compartir este archivo o no.Pls.Solvnet búsqueda de artículos.

Sin embargo, el flujo de esta en el TP es el siguiente.

En el
primera iteración:

update_timing
report_constraint-all_violators-verbose>. /
reports / cons_viol_pre_eco.rpt
fuente .. / .. / sdc / eco_fix_violations.tcl
eco_fix_violations-max_delay-verbose-output informes / eco_fixes.rpt
report_constraint-all_violators-verbose>. /
reports / cons_viol_post_eco.rpt

Ahora PT generará un archivo de registro con las correspondientes fixesafter posible cambiar el tamaño de las celdas."cons_viol_post_eco.rpt" es el momento después de informe después de cambiar el tamaño de las celdas.Un punto aquí es sólo análisis.Sólo es necesario poner en práctica el cambio de tamaño de las celdas de la segunda iteración.

fuente-eco. / eco_fixes.rpt este informe tendrá la re-dimensionamiento de las celdas)
fuente-eco. / <SDC archivo>
set_propagated_clock [all_clocks]
update_timing
report_constraint-all_violators-verbose>. /
reports / cons_viol_pre_eco.rpt
fuente .. / .. / sdc / eco_fix_violations.tcl
eco_fix_violations-max_delay-verbose-output informes / eco_fixes.rpt
report_constraint-all_violators-verbose>. /
reports / cons_viol_post_eco.rpt

Ahora verificar de nuevo el calendario post_eco informes.Si u observar cualquier buenos resultados, adelante de la siguiente iteración de abastecimiento de la última "eco_fixes.rpt" archivo en la siguiente iteración.

U iterar el procedimiento hasta "eco_fixes.rpt" archivo de escape y no cambiar el tamaño de las células se actualizan en el archivo.

Ahora u ofrecer la final a su netlist P & R fija herramienta para seguir su caso.

En nuestra atención, hemos observado resultados positivos con este procedimiento.

Buena Suerte y PLS.háganos saber si se trabajó durante u.

Recuerdos,
SunilB.

 
energeticdin escribió:

Hola a todos,Vengo a través de una pregunta?

1.
En STA, si encontramos algunas de las células que necesitan Amplíe i?

Después de upsizing las células, si el tiempo aún peor?

¿Cuál puede ser la razón?Din
 
Hola Sunil,

He intentado en Goldtime.
He subido netlist y SPEF.

Después de update_timing,

Fuente eco_fix_violations.tcl

Pero su advertencia a algunos.

He intentado ur modo de explicación.

Plz hágamelo saber.

Din

 

Welcome to EDABoard.com

Sponsor

Back
Top