Referencia de bandgap análisis transitorio

C

chungming

Guest
Hi ~ ~

Tengo una pregunta acerca de la referencia bandgap
Como imagen adjunta
Este es mi resultado de análisis de transitorios (simular vdd apagado y de las condiciones)
¿Por qué el rebasamiento de tensión gap es tan grande?
(independientemente de que se ha puesta en marcha de circuito o no)
Mi SRAM está bien diseñado.
(ganancia de 80dB, phaseMargin 70, del Grupo Unificado de 700kHz, velocidad de subida 0.8MV / s
y la ganancia de bucle gap de 80 dB, phaseMargin bucle de 65 años, del Grupo Unificado de bucle 350kHz)

Gracias ~!!!!!
Lo sentimos, pero es necesario iniciar sesión para ver este archivo adjunto

 
puede ser su lugar tensión de alimentación demasiado rápido,
y el filtro de fondo es muy limitada.pero, de hecho, la tensión de alimentación no puede subir tan rápido.

como sobre el suministro de aumento de tensión en unos 10uS
Creo que será mejor.

 
rfzheng escribió:

puede ser su lugar tensión de alimentación demasiado rápido,

y el filtro de fondo es muy limitada.
pero, de hecho, la tensión de alimentación no puede subir tan rápido.como sobre el suministro de aumento de tensión en unos 10uS

Creo que será mejor.
 
Cita:

¿Por qué el rebasamiento de tensión gap es tan grande?
 
Btrend escribió:que no rebase!

rebasamiento se genera en respuesta a lazo cerrado.

pero en caso de Ur, justo después de VDD el incremento, OP UR está saturado!
por lo que el bucle se

"break", es en el estado de lazo abierto.
Este tipo de arquitectura bandgap sufren de esta

fenómeno.
u necesidad de frenar la respuesta, o reducir la resistencia de salida de VBG nodo
 
Cita:

Tengo una pregunta otro: lo que el Opamp primero hacer (PIN 1,8,4,2,3) y el Opamp segundo?

 
gracias Btrend
Voy a tratar ~!!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Creo que esto no es excesiva.
Este efecto se debe simplemente a que el condensador entre el nodo de salida y VDD que se dicharged cuando el circuito está encendido hacia abajo.Por lo tanto, cuando el VDD es encendido, el condensador toma algún tiempo para tener alguna caída de tensión entre sus dos terminales.
Trate de disminuir la capacidad entre la salida y VDD, y aumentar la capacidad entre la salida y la tierra.

 
No es excesiva.
Sólo que la fuente de alimentación elevar demasiado rápido, y bandgap Cann, la solución de t en ese momento.Tere son gran condensador en VBG neto, por lo que can, t la solución rápidamente.Puede comprobar el punto de si la solución de red de otros en ese momento.

 
HI, chungming
Hay dos maneras de reducir este tipo de rebasamiento
1) eliminar el betweent condensador VBG y VDD, ya que su tensión de alimentación cerró downto cero, entonces este condensador se descarga
a cero, pero cuando el aumento de tensión de alimentación a 3.5v en un rápido
transitoria, la tensión de este condensador no va a cambiar de repente, así que
VBG se aumentará la tensión de alimentación formeDd este tipo de rebasamiento.

2) suministro de tensión en el mundo real no se levantará tan rápido, así que un poco de tiempo para la tensión de 3,5 V

 
¿Cuál es el tiempo el aumento de la tensión de alimentación en el mundo real?

 
Las rampas de alimentación hasta en ms de tiempo para, creo yo.

 
Me acuerdo de las rampas de suministro hasta el tiempo es de 1US ~ 1ms

 

Welcome to EDABoard.com

Sponsor

Back
Top