S
shantanugupta
Guest
Hola a todos a los miembros del foro, aunque ya he buscado en los foros y publicado en este IC analógico de diseño y diseño, que me anuncio que en este foro también.
Tengo un chip CMOS de 12 bits y 6 bits de dirección actual del CAD, y quiero que lo caracterizan su INL, DNL, el tiempo de establecimiento con desplazamiento y el aumento de error.
Sólo los equipos que tengo en el laboratorio es un ámbito de aplicación de señal mixta, un generador de funciones y un montón de fuente de alimentación DC.Para un ADC, o precisamente por las salidas digitales sólo tengo unos cuantos contadores (chips TTL), también tengo acceso a Matlab.
No tengo analizador de espectro en mi laboratorio y tienen que aprender a usar una (que no es un problema), quiero saber con las cosas mencionadas, a mi disposición, ¿cómo puedo seguir adelante y probar mi chip de CAD para el INL y DNL.
Cualquier ideas por cualquier usuario son apreciadas.
recuerdos
S
Tengo un chip CMOS de 12 bits y 6 bits de dirección actual del CAD, y quiero que lo caracterizan su INL, DNL, el tiempo de establecimiento con desplazamiento y el aumento de error.
Sólo los equipos que tengo en el laboratorio es un ámbito de aplicación de señal mixta, un generador de funciones y un montón de fuente de alimentación DC.Para un ADC, o precisamente por las salidas digitales sólo tengo unos cuantos contadores (chips TTL), también tengo acceso a Matlab.
No tengo analizador de espectro en mi laboratorio y tienen que aprender a usar una (que no es un problema), quiero saber con las cosas mencionadas, a mi disposición, ¿cómo puedo seguir adelante y probar mi chip de CAD para el INL y DNL.
Cualquier ideas por cualquier usuario son apreciadas.
recuerdos
S