Problemas de las señales invierte dentro FPGA.

E

EDA_hg81

Guest
Mi situación es la siguiente:
Tiene que utilizar Virtex E de la unidad de un sensor con la lógica de 5V TTL.
Yo inversor NC7ST04 como un cambiador de nivel.
http://images.elektroda.net/66_1226541807.jpg
Dentro de FPGA escribí el código como:
Código:

Signal_out <= (no de la señal);
 
Bastante extraña.
¿Qué hay de revisar su archivo. UCF si la salida se ha definido adecuadamente con un nivel adecuado?
o quizás simplemente mezclado su ámbito de aplicación conduce?

 
Cuando cambié la proram, no cambiar la sonda.

Es tan confuso.

 
He intentado utilizar el componente INV.

el mismo resultado.

Qué triste.

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Llorando o muy triste" border="0" />
 
Consulte su canal 1 de ajuste (en el ámbito de aplicación).Creo que usted ha fijado para el acoplamiento de CA en lugar de DC.

 
Sí, es probable que el acoplamiento de CA en su ámbito de aplicación.

 
sí.

tienes razón.

mi entorno era de acoplamiento de CA.

Muchas gracias.

 

Welcome to EDABoard.com

Sponsor

Back
Top