PLL sobre diseño de PHS, cómo lograr el tiempo de cierre <10

L

lijulia

Guest
Estamos intentando desarrollar chip inalámbrico PHS, pero parece que no hay tiempo cuando ranura para cambiar RX TX que es de unos 21MHz,
por lo que el tiempo para el bloqueo de PLL es muy crítica, que incluso no saben 100us es lo suficientemente bueno o no .

Cualquiera puede dar la sugerencia de cómo diseñar este PLL?

 
lijulia hola!
hemos hecho una discreta l_band conmutable por PLL tiempo de conmutación de menos de 30 con nosotros.
Me explique exactamente el problema,
tal vez te pueda ayudar.

 

Welcome to EDABoard.com

Sponsor

Back
Top