B
Buenos
Guest
hola
Tengo estas preguntas desde hace varios años, pero nunca recibió una respuesta suficiente.
de condensador diseño de la red para el análisis de la disociación o la integridad de energía (como en el Allegro opción-PI) tenemos que especificar algunos parámetros de entrada.Estos parámetros no están realmente disponibles en la datasheetes.
los parámetros:
-max actual delta: di
rango de frecuencia interesante o f_max: por IO-poder, su tal vez el Fmax = f_knee de las señales (f_knee = 0.5/T_r), pero ¿qué pasa con el procesador central de ferrocarril de voltaje?
Creo que estos parámetros también dependen de los paquetes / chip de diseño, y en el de los condensadores de desacoplamiento del paquete y en el paquete de plano-capacitancia.En alguna parte leí que el ruido por encima de 300MHz doesnt ir en la placa.
En mi hipótesis, sobre la base de notas de aplicación directa que se especifique el número de condensadores es la siguiente: para un DSP 300MHz/1W, di = 10 * I_dc, pero para un procesador AMD 500MHz/20W, su di = 0,2 * I_dc.por lo que parece el valor de% en relación con la corriente continua (sólo I_dc está disponible en hojas de datos) puede ser cualquier cosa (0,2 ... 10).así, si yo trabajo con un nuevo procesador, donde dont especificar el número de condensadores, lo que s son los di (% de I_dc) y los valores f_max?por separado para los básicos y IO.algunos ejemplos de valor de algo más de procesador / familias FPGA sería también muy útil.
Tengo estas preguntas desde hace varios años, pero nunca recibió una respuesta suficiente.
de condensador diseño de la red para el análisis de la disociación o la integridad de energía (como en el Allegro opción-PI) tenemos que especificar algunos parámetros de entrada.Estos parámetros no están realmente disponibles en la datasheetes.
los parámetros:
-max actual delta: di
rango de frecuencia interesante o f_max: por IO-poder, su tal vez el Fmax = f_knee de las señales (f_knee = 0.5/T_r), pero ¿qué pasa con el procesador central de ferrocarril de voltaje?
Creo que estos parámetros también dependen de los paquetes / chip de diseño, y en el de los condensadores de desacoplamiento del paquete y en el paquete de plano-capacitancia.En alguna parte leí que el ruido por encima de 300MHz doesnt ir en la placa.
En mi hipótesis, sobre la base de notas de aplicación directa que se especifique el número de condensadores es la siguiente: para un DSP 300MHz/1W, di = 10 * I_dc, pero para un procesador AMD 500MHz/20W, su di = 0,2 * I_dc.por lo que parece el valor de% en relación con la corriente continua (sólo I_dc está disponible en hojas de datos) puede ser cualquier cosa (0,2 ... 10).así, si yo trabajo con un nuevo procesador, donde dont especificar el número de condensadores, lo que s son los di (% de I_dc) y los valores f_max?por separado para los básicos y IO.algunos ejemplos de valor de algo más de procesador / familias FPGA sería también muy útil.