Literatura en los anillos de guardia

L

lagos.jl

Guest
Hola a todos!

?

¿Hay alguna literatura formal existentes que tratan el tema de los anillos de guardia?
He hecho una búsqueda preliminar en la red y no he podido encontrar una sola referencia a la teoría que sustenta el diseño y operación de estos por-no-medios-por trivial que elementos extremadamente importantes IC.Lo único que encontré fue el consejo de azar y las explicaciones de la gente en los foros de aquí y allá, pero nadie se apunta a los libros en los que este tema se trata más o menos formal.

Gracias de antemano por cualquier pista a las referencias existentes!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Razavi, o tratar de Alan Hastings.Creo que la mayoría de los libros tratan de guardrings

 
Gracias por la respuesta!

El tratamiento de Hastings es bueno, pero especie de breve, y no dar ejemplos más o consejos prácticos.¿Sabe usted de cualquier otra referencia con más ejemplos y las consideraciones prácticas, como por ejemplo:

-Qué tipos de bloques deben ser protegidos con anillos y que no
-Criterios para decidir cuándo tiene sentido proteger y cuando no
-Cómo la posición y dimensión de los anillos
-Cómo situar mejor los bloques analógicos y digitales con relación a los demás
-Cómo son los anillos de guardia de modelo y se incluyen en las simulaciones del esquema, tanto para comprobar su correcto funcionamiento y para realizar con éxito las pruebas de LVS?

... Cualquier documentos de IEEE recomienda también sería de mucha ayuda.

Gracias de antemano por su ayuda!
Last edited by lagos.jl en 21 dic 2007 17:38, editado 1 vez en total

 
Hay muchas directrices en su relación con guardrings o la colocación de excavación / bloques analógicos en un chip.

-> Lo primero es guardrings no proporcionan el 100% de aislamiento.Grings, psub son en su mayoría para LVS limpieza.

-> Sin embargo, todavía la práctica habitual es que sacar guardrings alrededor de circuitos sensibles como ACTUAL espejos o amplificadores de esta solamente.

-> Cuando se trata de analógico y digital, a nivel de bloque digital y analógico se cubren con Grings, pero todos los bloques de excavación se agrupan y se colocan en un lugar y analógica en el otro por lo que la señal dont Cros sí.

-> Listo proceso como nwell profunda y nwell triple se utilizan para el aislamiento.

También consulte el siguiente documento sobre Grings ...

http://www.edaboard.com/viewtopic.php?p=924225 # 924225

 
En mi opinión, el anillo de guarda es sólo un medio para proporcionar un diodo de polarización inversa.
Al igual que para el anillo doble guardia, habrá 2 diodo polarización inversa.

Para el proceso de Triple bien, habrá dos doide polarización inversa para los dispositivos N.(PW-DNW, DNW-Psub).

& Su Todo depende de las posibilidades, a la que se está conectando.

 
anillo de guarda se utiliza para reducir el ruido de sustrato debido a la compañía la mayoría y la inyección de portadores minoritarios ..Así pues, dos anillos de guardia dependin en la preocupación ..de señal mixta, tanto es preferible psub y newll para reducir este efecto ..en el bloque o transistor psub utilizar la palanca o anillo de guarda nwell ..

 

Welcome to EDABoard.com

Sponsor

Back
Top