ganancia de topologías de la unidad de búfer

J

jiesteve

Guest
¿Podría alguien por favor me envíe los punteros a las buenas referencias sobre la unidad de los amplificadores de amortiguación ganar?Necesito para conducir 5pF carga capacitiva ~ en ~ 15ns.

 
lo que la gama de CMR vdd??el consumo de energía?
Rango de salida?
usted debe tener thease especificaciones y luego elija
SRAM topología adecuada, hacer algunas investigaciones op,
puede usted encontrar la respuesta en los libros de texto en general!

 
VDD es 1,6 a 2,0, nominal es 1.8V
/ CMR de entrada y salida es de 0.8 - 1.3V
Carga de salida es 5pF
Objetivo de consumo actual <1mA
Tiempo de establecimiento ~ 15ns

Estoy buscando en los estadios de clase AB de salida de baja corriente de reposo cuando la entrada es constante ...

alguna sugerencia para topologías son apreciados ...

gracias!

 
1.6v vdd 0,5 CMR v -> i sugieren los dos OTA etapa es conveniente una parte,
si también necesita de alta ganancia, elija doblado cascodo como primera etapa,
y la indemnización cascodo híbrido
pero, curret quiscient consume 1mA no debe lograrse con facilidad,
He diseñado un completo DIF.OTA con 2PF, 15ns resolver antes de OTA (primera etapa se pliega cascodo),
que consumen más de 2 mA<img src="http://images.elektroda.net/16_1188444260_thumb.jpg" border="0" alt="unity gain buffer topologies" title="aumento de las topologías de la unidad de búfer"/>
 
Hola, sethtalk, me puede decir que las herramientas se utilizan para elaborar el SCH?su muy buena.

 
Ok estoy viendo un problema con el requisito de CMR ...Creo que necesito un par de entrada N P ...Yo no necesito mucho ganar ..¿Hay una manera de hacer la entrada de N P w par / o tener que cascodo la etapa 2?

VT también me mata en el proceso ... se trata de 0.65V ... ridículo ...

 
rainman.cn,
Yo uso viso de Microsoft Office 2003 para trazar el esquema,
Puse el modelo esquemático en EDAboard

http://www.edaboard.com/viewtopic.php?p=898008&sid=51685f4ce6c6e37283fc09c28d7fe5c0 # 898008Alta después de 1 hora 34 minutos:

Alta después de 53 segundos:jiesteve,
yu puede ref el documento, propuso 1.8v op con clase-I AB / etapa o

"Compacto de bajo voltaje eficiente células amplificador operacional para VLSI"

http://www.edaboard.com/viewtopic.php?p=655587 # 655587

 

Welcome to EDABoard.com

Sponsor

Back
Top