diseño de poder ultra Delta Sigma 16 bit ADC

N

naomi

Guest
hola

Estoy diseñando un 16 bits Sigma Delta ADC en cadencia.Yo no soy capaz de diseñar un filtro de exterminio en la CMOS ...¿Puede alguien sugerirme cualquier circuito

 
Usted puede encontrar la manera de construir el filtro de exterminio en muchos libros de DSP.Aplicación típica implica ROM / controlador de RAM más una unidad basada en MAC.Los coeficientes de filtro se puede encontrar fácilmente en las herramientas de diseño de MATLAB filtro.

 
primero aprender "de la señal y el sistema", luego "Matlab", luego "Verilog", y luego .....

 
Un filtro de exterminio utiliza un integrador en cascada-sección Comb
seguido por una sección de FIR.La sección de CIC diezma hasta 4
veces la salida de la frecuencia de muestreo y tiene una respuesta de la
(forma sen x en x) ^ n, siendo n mayor que el orden de los analógicos
sección.La FIR puede ser cualquier fase de diseño lineal, y se utiliza para
pourposes antialias.Si la frecuencia de reloj es inferior, por ejemplo 10 MHz,
potencia es muy baja (UW).

 

Welcome to EDABoard.com

Sponsor

Back
Top