buffer de entrada de ADC en 0.18um CMOS

O

ozgura2

Guest
¡Hola!

Quiero manejar el bootstrap aguja de cambio y mantener un circuito para 1.5Gs / s, 8 bits ADC CMOS.Para 0.18um proceso CMOS, fuente de amortiguamiento seguidor normal linealidad y los inconvenientes de ganar, porque la salida del transistor MOS de la conductancia es fuertemente no lineal para la longitud de dispositivos mínimos.Traté de compensar la salida del transistor NMOS de conductancia de cambiar la conducción por la fuga con un seguidor de fuente de OGP, pero no puedo conseguir un buen rendimiento.También parece la cola de alta corriente es necesaria para conducir adecuadamente el interruptor de bootstrap.¿Hay alguna alternativa con circuito buffer de alta velocidad, linealidad y rendimiento de ganancia?

Gracias,
Ozgur

 
En esa frecuencia el amplificador de bucle cerrado única que tiene un
la oración, creo que es un amplificador de corriente de retroalimentación.Pero el
Jazz 0,18 vemos cientos de ancho de banda total de energía MHz
(En las simulaciones), no GHz.

Esta es una de varias razones, ¿por qué muchos no ADC
integrar el buffer amplificador - mejor quedar como alguien
El problema de otros.

 

Welcome to EDABoard.com

Sponsor

Back
Top