L
luobo
Guest
En el chip, hay un PLL que requiere un reloj de referencia de 27MHz.Sin embargo, el oscilador de cristal está muy lejos de la PLL en la disposición (alrededor de 6000um).Mi trabajo es diseñar un controlador de búfer cerca osc cristal y conducir el reloj 27M a la PLL aunque 6000um alambre.
No puedo usar cosas-buffer dentro de este hilo largo porque el poder del núcleo digital es ruidoso (enrutamiento del cable pasa Digtial núcleo, sin embargo, sólo el poder central existe allí).Quiero poner un buffer de gran tamaño en el extremo cerca de la cual utiliza la potencia de oscilador de cristal.Ahora planeo utilizar M5 (metal superior) para encaminar el reloj por el lado tanto de los cuales voy a poner tierra M5 blindaje.Y M4 también se utiliza para proteger la parte inferior del alambre de reloj.
Supone el ancho del reloj se 1um, espacio para M5 shileding es 2um, la resistencia total del alambre es 6000 / 1 x 0,04 = 240ohm, la tapa es de aproximadamente exrtacted 1.35pF.Así que la constante RC es 324ps
1) Me pregunto si es posible usar un buffer CMOS para conducir este cable 6000um.
2) Me pregunto ¿cuál es el requisito de que el reloj de referencia llegó a PLL.El diseñador PLL sólo me dicen que minimizar el temblor de la voz debido a la alimentación / acoplamiento de la señal.El reloj llegó a la medida final no tendrá ningún temblor de la voz debido al acoplamiento de ruido debido a la buena shileding.
3) Pero el ascenso / tiempo de caída no sea la buena voluntad, debido a la gran constante 324ps RC.¿Le importa a PLL esta subida / caída del reloj de tiempo referce?Nuestro anillo PLL VCO osc a 1.35GHz, jitter RMS se requiere <5PS
4) Y puse un sensor CMOS de gran amortiguación para conducir esta carga grande, me parece lo transitorio actual es de unos 20 mA en el cambio de reloj.¿Importa?
No puedo usar cosas-buffer dentro de este hilo largo porque el poder del núcleo digital es ruidoso (enrutamiento del cable pasa Digtial núcleo, sin embargo, sólo el poder central existe allí).Quiero poner un buffer de gran tamaño en el extremo cerca de la cual utiliza la potencia de oscilador de cristal.Ahora planeo utilizar M5 (metal superior) para encaminar el reloj por el lado tanto de los cuales voy a poner tierra M5 blindaje.Y M4 también se utiliza para proteger la parte inferior del alambre de reloj.
Supone el ancho del reloj se 1um, espacio para M5 shileding es 2um, la resistencia total del alambre es 6000 / 1 x 0,04 = 240ohm, la tapa es de aproximadamente exrtacted 1.35pF.Así que la constante RC es 324ps
1) Me pregunto si es posible usar un buffer CMOS para conducir este cable 6000um.
2) Me pregunto ¿cuál es el requisito de que el reloj de referencia llegó a PLL.El diseñador PLL sólo me dicen que minimizar el temblor de la voz debido a la alimentación / acoplamiento de la señal.El reloj llegó a la medida final no tendrá ningún temblor de la voz debido al acoplamiento de ruido debido a la buena shileding.
3) Pero el ascenso / tiempo de caída no sea la buena voluntad, debido a la gran constante 324ps RC.¿Le importa a PLL esta subida / caída del reloj de tiempo referce?Nuestro anillo PLL VCO osc a 1.35GHz, jitter RMS se requiere <5PS
4) Y puse un sensor CMOS de gran amortiguación para conducir esta carga grande, me parece lo transitorio actual es de unos 20 mA en el cambio de reloj.¿Importa?