¿Por qué se suele dejar la etapa de tensión de entrada como VDD / 2?

S

shaq

Guest
Queridos todos,

Cuando llevamos a cabo un pre-diseño de la simulación de ganancia de lazo abierto y el margen de fase, ususlly dejar etapa de tensión de entrada como VDD / 2.

¿Por qué tenemos que elegir VDD / 2, no otro valor, como 2V, 1V lo que sea?

 
su idea es admisible.Si su uso es casi 1V, 1V se puede utilizar.por lo general la elección de VDD / 2, es una razón por la que se puede obtener de fluctuación sine max.

 
Sí, utilice VDD / 2 la posibilidad de obtener la fluctuación sine max.Pero usted debe comprobar el modo común de entrada EFECTO tensión de su op.En ese momento usted debe hacer uso de CA de simulación de entrada VCM.

 
Creo que se podría elegir otro voltaje, la mejor opción dejar que su swing de entrada de lograr mayor.

 
VDD / 2 es para el máximo rango de diferencia de entrada, con esta configuración, SRAM puede trabajar bien.de cource debe variar el voltaje de entrada de modo común para comprobar el circuito de modo común como jerryzhao
dicho.

 
a veces, la vdd / 2 no es el mejor valor de la input.It se decide por el mejor punto de operación.

 

Welcome to EDABoard.com

Sponsor

Back
Top